Sun SPARC processor
- Sun's CPU technology and trend -
UltraSPARC I
特長
- 64ビット
- スーパースカラー
- 9段パイプライン, 1サイクル最大4命令実行
- キャッシュ管理の改善
- 16Kデータキャッシュ、16K命令キャッシュ
- マルチプロセッサー対応
- グラフィックおよびイメージ処理対応
- 0.5ミクロン4層メタルCMOSテクノロジー、動作電圧3.3ボルト、521ピンBGA
- 高速メモリー転送(1.3 GB/sec)
- 新しいUltra Port Architecture (UPA) 相互接続
性能
(167MHz)SPECint >250 SPECfp >350
価格
出荷時期
see : http://www.sun.com:80/sparc/UltraSPARC-I/
UltraSPARC II
動作周波数が250MHz
see : http://www.sun.com:80/sparc/UltraSPARC-II/
Super SPARC
SuperSPARC
SPARCアーキテクチャの最大の特長は、レジスタウィンドウと呼ばれる機構にある。SPARCでは内蔵する多数のレジスタのうち一度に32個のレジスタを参照することができる。
SuperSPARCは、スーパースカラー方式により1サイクルに3個までの命令を可能な限り同時に実行する。整数演算用ALUは3個あり、同時に実行できる。
メインメモリへの書き込みのためにストアバッファが用意されている。8個のストア命令を連続して実行しても、メインメモリの待ちは生じない。
TLBは64エントリある。これでアドレス変換に失敗した場合、ソフトウェアではなくハードウェアにより3段のページテーブルを自動的に検索する。
主な仕様
- SPARCアーキテクチャー第8版に準拠;
- 330万トランジスタ;
- クロック周波数 33/40/45MHz/50MHz/60MHz
- オンチップキャッシュ 命令用20KB; データ用16KB,
セットアソシアティブ方式
- パイプライン
性能(50MHz/60MHz)
- 73/87 SpecInt92
- 84/100 SpecFp92
- 136/163 Dhrystone MIPS
see http://www.sun.com:80/sparc/stp1020a/datasheets/01.html
生産:テキサス・インスツルメンツ(TI)
参考文献 & links :
SuperASCII September, 1992, "SuperSPARC", 太田昌孝
http://www.sun.com:80/sparc/stp1021/datasheets/
other links
Sun Microelectronics
Last update : January 25, 1997
copyright Eiji Takeuchi, 1995,1996, 1997
your comments and suggestions
mv4e-tkuc@asahi-net.or.jp